Archiv Prozessoren 8.660 Themen, 54.742 Beiträge

wieviel cached der K6III

tinkywinky / 10 Antworten / Baumansicht Nickles

wieviel secondlevel cache hat der K6III und für wieviel speicher reicht das.
addiert sich die second und thirdlevel cache area???
mfG

Housemaster tinkywinky „wieviel cached der K6III“
Optionen

Also der K6-3 hat 256-KB-L2-Write-Back-Cache, der mit der vollen Geschwindigkeit des AMD-K6-III Prozessors arbeitet und den 64-KB-L1-Cache. Ist bei allen K6 Prozessoren.
Mit dem K6-3 kannst du bist ca. 4GB RAM cachen. Mit dem K6-2 nur max. 128MB.
Der Cache auf dem Motherboard wird zum L3 Cache.

Sonst noch Fragen?

cu
Housemaster

RyoOhki Housemaster „Also der K6-3 hat 256-KB-L2-Write-Back-Cache, der mit der vollen Geschwindigkeit...“
Optionen

Ich weis nicht, in der Tech-Doc zum, K6/III steht, der K6/III würde von sich aus bis zu 4GB Cachen können, wieviel man aber tatsächlich benutzen kann, hinge vom Board ab.

tinkywinky RyoOhki „Ich weis nicht, in der Tech-Doc zum, K6/III steht, der K6/III würde von sich...“
Optionen

aber wie kann man mit den läppischen 256kbyte 4gbyte cache???
256kbyte auf einem board reichen ja nur für 64mbyte.wieso reiche die 256kbyte des k6III für 4gbyte???
(völlige verwirrung ;-)
mfG

Housemaster (Anonym) tinkywinky „aber wie kann man mit den läppischen 256kbyte 4gbyte cache???256kbyte auf einem...“
Optionen

Wieß auch nicht wieso, es ist aber so. Auch jeder PIII und Athlon kann etwa soviel RAM cachen.
Da muss das MB nciht mehr den RAM cachen sondern der CPU.

RyoOhki Housemaster (Anonym) „Wieß auch nicht wieso, es ist aber so. Auch jeder PIII und Athlon kann etwa...“
Optionen

Das ist möglich, weil die neuen Prozessoren (bei Intel ab PentiumPro, bei AMD, glaub ich, ab K6/III) ein Anderes Protokoll benutzen, um den Ram zu Cachen.

benni RyoOhki „Das ist möglich, weil die neuen Prozessoren bei Intel ab PentiumPro, bei AMD,...“
Optionen

Völlig falsch sorry!!
Also Wenn der Prozessor im Speicher zugreifen will, dann merkt sich das die Cachelogik und lädt
ab dieser Speicheradresse z.B. das erste Kilobyte. Nun kann der Prozessor die Daten aus dem schnellen
Cache holen statt aus dem langsamen Arbeistspeicher. Die Cachelogik muss also sehr "schlau" sein und möglichst
genau wissen welche Daten der Prozessor nächstens brauchen wird. Zu diesem Zweck gibts zum Beispiel eine
Branch prediction Logik (Sprungvorhersage). Die hat die Aufgabe die Programmsprünge der CPU möglichst
zu erkennen und die richtigen Befehle im Voraus zu laden. Diese Sprungvorhersagen treffen zu 90 bis 95%!!!!!
Die Cachelogik behält die Daten eine gewisse Zeit im Cache. Werden diese länger nicht mehr gebraucht,
werden sie in den Arbeitsspeicher zurückgeschrieben.

Gruss Benni

(Anonym) tinkywinky „wieviel cached der K6III“
Optionen

Korrekt. Hauptspeicher zu cachen hängt beim Sockel7 Board vom Chipsatz ab. TX und VX - Chipsätze können nur 64 MB Ram cachen. HX schafft mit erweiterten Tagram 512 MB. Die neueren Chipsätze auf Super Sockel7 Boards VIA und MVP schaffen bis 1 GB.

(Anonym) tinkywinky „wieviel cached der K6III“
Optionen

Sorry gemeint war VIA-MVP und Aladin

MxPyRo tinkywinky „wieviel cached der K6III“
Optionen

Tatsächlich sieht das so aus:

Der ALI-Alladin 5 Chipsatz kann genau so cachen:

512 kb Cache: 128 MB
1 MB Cache: 128 MB
512 kb Cache rev. G 512 MB
1 MB Cache rev. G 4 GB

Ab der Revision G kann der Chip mehr Speicher Cachen. Auf dem P5A ist die Chipsatzrevision G erst seit der BOARD-Revision 1.06 verbaut.
Welche Chipsatzrevision oder BOARD-Revision ihr habt, könnt ihr auf dem Mainboard selbst nachschauen. Steht irgendwo zwischen den ISA-Slots bzw. Auf den ALI-Chips

Was den K6-III angeht, der kann von sich aus 4GB cachen, egal welcher Chipsatz eingesetzt wird.
Allerdings unterstützt kaum ein Board 4 GB Ram. Das Heißt man kann das Maximum an Ram das das Board nutzen kann einbauen und es wird immer der gesamte RAM gecached.

Hope this helped...

MxPyRo

(Anonym) tinkywinky „wieviel cached der K6III“
Optionen

Der Chipsatz des Boards bleibt entscheidend, wieviel Hauptspeicher gecacht werden kann. Bei neuen Boards mit VIA , Aladin und SIS-Chipsatz gibt's kaum Einschränkungen. Wer aber ein Board mit VX und TX mit einem K6-III aufrüsten will, bleibt an die Cacheable Area des Chipsatzes von maximal 64 MB gebunden. VX und TX können nicht mehr, diese Grenze durchbricht auch kein K6-III. Ab HX geht mehr wie 64 MB, aber nur mit erweitertem Tag-Ram. Alle neueren Chipsätze für Sockel7-Boards cachen mehr.